高速信號(hào)處理系統(tǒng)采用CPCI結(jié)構(gòu)機(jī)箱,前后插板模式,后板為數(shù)據(jù)接收顯示板,負(fù)責(zé)接收?qǐng)D像數(shù)據(jù)、顯示、發(fā)送計(jì)算結(jié)果、接收控制指令,前板為數(shù)據(jù)處理板,負(fù)責(zé)各個(gè)探測(cè)頭部的任務(wù)處理。前后板通過(guò)CPCI底臺(tái)圖像總線、數(shù)據(jù)總線進(jìn)行通訊。在CPCI 機(jī)箱內(nèi)可以插入多個(gè)數(shù)據(jù)處理板卡,完成對(duì)多路圖像的處理。
數(shù)據(jù)處理板是圖像處理系統(tǒng)的核心,采用DSP+FPGA的處理架構(gòu),F(xiàn)PGA主要負(fù)責(zé)對(duì)圖像的預(yù)處理和部分跟蹤算法,DSP主要負(fù)責(zé)完成圖像處理各個(gè)任務(wù)的計(jì)算。為滿足不同的系統(tǒng)功能,用戶可選擇具有定點(diǎn)或浮點(diǎn)處理能力的高速并行處理單元。
(a) 基于高速定點(diǎn)DSP的并行處理單元
DSP-C6455-M4定點(diǎn)數(shù)據(jù)處理單元
DSP-C6455-M4定點(diǎn)數(shù)據(jù)處理板技術(shù)指標(biāo):
板型 |
6U cPCI標(biāo)準(zhǔn)板卡 |
尺寸 |
23.5cm×16.5cm |
處理能力 |
4 × TMS320C6455 @ 1GHz |
2 × XC4VLX8 | |
1 × Virtex II Pro | |
傳輸能力 |
板內(nèi)節(jié)點(diǎn)間SRIO:4×3.125Gbps |
DSP與FPGA間:32bit@100MHz | |
存儲(chǔ)能力 |
每個(gè)DSP外接1G DDRII-533@32bit |
典型功耗 |
20W |
(b) 基于高速浮點(diǎn)DSP的并行處理單元
DSP-TS201-M4數(shù)據(jù)處理板
DSP-TS201-M4浮點(diǎn)數(shù)據(jù)處理板技術(shù)指標(biāo):
板型 |
6U cPCI標(biāo)準(zhǔn)板卡 |
尺寸 |
23.5cm×16.5cm |
處理能力 |
4 × TS201 @ 600MHz |
2 × XC4VLX8 | |
1 × Virtex II Pro | |
傳輸能力 |
板內(nèi)節(jié)點(diǎn)間link port:1Gbps |
DSP與FPGA間:32bit@100MHz | |
存儲(chǔ)能力 |
每個(gè)DSP外接1G DDRII-533@32bit |
典型功耗 |
20W |